Librerie scritte in Verilog

axidmacheck

AXI DMA Check: un'utilità per misurare le velocità DMA nella simulazione.
  • 6

Piccolo

CPU RISC-V, pipeline semplice a 3 stadi, per applicazioni di fascia bassa (ad es. embedded, IoT) (di CTSRD-CHERI).
  • 5
  • Apache License 2.0

nitefury-popr

  • 5
  • GNU General Public License v3.0 only

kasirga_gok_2023

Kasırga - Gök Sayısal İşlemci Kategorisi RISC-V İşlemci Tasarımı.
  • 5
  • GNU General Public License v3.0 only

verilog-axi

  • 4
  • MIT

rggen-verilog-rtl

Moduli Verilog RTL comuni per RgGen.
  • 4
  • MIT

Kiwi-Project-Samples

Progetti di esempio per uLab Kiwi FPGA + ESP32 e schede di sviluppo Kiwi Lite.
  • 4

tt03-pdp8

PDP8 per Tiny Tapeout 03.
  • 3
  • Apache License 2.0

fpga11

FPGA PDP-11 per il pannello PiDP-11.
  • 3
  • MIT

rv32-cpu

Il mio primo tentativo riuscito di costruire una CPU RISC-V...
  • 2
  • GNU General Public License v3.0 only

nano_4k_quad_7segment

Driver a 7 segmenti a quattro cifre con codificatore BCD per Tang Nano 4K.
  • 1

COLOR_PAL

Modulatore PAL composito a 512/64 colori con Verilog.
  • 1

PCXT_DeMiSTify

PCXT di spark2k06 demistificato.
  • 1
  • GNU General Public License v3.0 only

find_first_set

Trova l'operazione del primo set in Verilog-2001 con complessità logaritmica..
  • 1

Verilog_UDP_TCP

Module giải mã và đóng gói cho các giao thức IP/TCP+UDP. Visita Verilog. Đề tài thực hiện cho Đồ án thiết kế luận lý..
  • 1
  • MIT

caf_verilog

  • 1
  • MIT

psram-tang-nano-9k

Un controller PSRAM/HyperRAM open source per Sipeed Tang Nano 9K / Gowin GW1NR-LV9QN88PC6/15 FPGA (di dominicbeesley).
  • 1
  • Apache License 2.0

ethernet

esperimenti ethernet sull'ECP5-versa (di C-Elegans).
  • 1

rv_rtl

  • 0
  • MIT

rhd

Piccolo core RISC a 16 bit.
  • 0

SPI-Accelerometer

Tutto ciò che riguarda il mio progetto SPI Accelerometer.
  • 0