Librerie scritte in Verilog

LimeSDR-Mini-v2_GW

Progetto gateware LimeSDR Mini v2.
  • 14
  • Apache License 2.0

oberon

  • 13

FPGA_SDRAM_Controller

Controller SDRAM ottimizzato per una larghezza di banda di memoria di 316 MB/s.
  • 13
  • MIT

fpga_quick_ram_update

Aggiorna rapidamente un bitstream con nuovi contenuti RAM.
  • 12
  • The Unlicense

axis_udp

Questo repository contiene una semplice implementazione dello stack UDP/IP con interfaccia AXI-Stream a 64 bit. Le richieste ICMP e ARP sono parzialmente supportate. Il progetto è stato testato su FPGA Xilinx serie 7 con 10G Ethernet MAC IP-core.
  • 12
  • MIT

jtag_uart_example

Design mini CPU con supporto JTAG UART.
  • 12
  • The Unlicense

zipversa

Un'implementazione della scheda Versa che utilizza l'infrastruttura AutoFPGA/ZipCPU.
  • 11

gowin_flipflop_drainer

Un test case per lo stress test Tang Nano 4K e 9K e Primer 20K (Gowin FPGA).
  • 11

videozip

Un SoC ZipCPU per la scheda video Nexys che supporta funzionalità video.
  • 11

M2GL025-Creative-Board

Igloo2 M2GL025 Scheda di sviluppo creativo.
  • 11

sidechan

Test di comunicazione del canale laterale all'interno di un FPGA.
  • 10

ULX3S_FPGA_Camera_Streaming

File di progettazione Verilog e file Icestudio per lo streaming della telecamera OV7670 utilizzando la scheda FPGA ULX3S.
  • 10
  • MIT

PID-FPGA

Controller PID su FPGA con protocollo di indirizzamento RS232 personalizzato..
  • 10
  • MIT

FPGA_Asynchronous_FIFO

Implementazione FIFO con diversi domini di clock per lettura e scrittura.
  • 9
  • MIT

ICLAB_final

清華大學 | 積體電路設計實驗(IC LAB) | Final Project.
  • 9

Ben8Bit

Implementazione Verilog del computer breadboard a 8 bit di Ben Eater.
  • 9

ULX3S_FPGA_Sobel_Edge_Detection_OV7670

File di progettazione Verilog e file Icestudio per Sobel Edge Detection con telecamera OV7670 utilizzando la scheda FPGA ULX3S.
  • 8
  • MIT

dbus_ti_link_uart_verilog

Implementazione di Verilog dbus (TI transfer bus) e collegamento a UART. Collegamento ad alte prestazioni con calcolatrici TI come TI-89..
  • 8
  • MIT

tiny-cores

Raccolta di noccioli assortiti.
  • 8

Atari7800_MiSTer

Atari 7800 per MiSTer.
  • 8
  • GNU General Public License v3.0

adi_adrv9371_zc706

esempio di integrazione adrv9371 di adi con DVB-S2 IP.
  • 8

USBKeyboard

Interfaccia diretta con teclado USB e Verilog con controllo dei LED di teclado e conversione a PS/2..
  • 8

fpga_riscv_cpu

fpga verilog risc-v rv32i cpu.
  • 7
  • MIT

prince

Il cifrario a blocchi leggero Prince in Verilog..
  • 6
  • BSD 2-clause "Simplified"

openvga

  • 6
  • GNU General Public License v3.0 only

HDMI_testikuva

Implementazione Sipeed Tang Nano 4K FPGA dell'immagine di sintonizzazione statica che guardavo in TV da bambino..
  • 6

wbicapetwo

Conversione dell'interfaccia da Wishbone a ICAPE.
  • 6

clash-pong

Pong in Haskell / Clash, in esecuzione come software utilizzando SDL e come hardware destinato agli FPGA.
  • 6
  • MIT